PRAKTIKUM 8 Sistem Embeded "Decoder segitiga Digital"
Percobaan pertama yaitu membuat
rangkaian Dekoder Segitiga Digital. Rangkaian ini
berfungsi sebagai penyimpan data digital segitiga yang diperoleh dari
pencuplikan sinyal segitiga. Data segitiga ini diperoleh dari mencuplik sinyal
segitiga kontinu yang mempunyai perioda 1/12 perioda sinus pada praktikum VI.
Rangkaian logika yang dibuat merupakan penyimpan data digital 12 perioda
segitiga.
Gambar
8.a. Dekoder Segitiga Digital
Gambar
8.b. Rangkaian Dekoder Segitiga Digital
Gambar
8.c. Proses Compiling
Selanjutnya
rangkaian tersebut di-save dengan ekstensi *bdf. Kemudian buka file yang dengan
ekstensi *bdf tersebut dan di-compile. Terdapat 4 proses pada compiling yang
dilakukan yaitu Analysis and Sythesis, Filter, Asembler, dan Clasic Timing
Analyzer.
Hasil Debugging :
Gambar
8.d. Hasil Compiling
Setelah proses debugging selesai maka akan terbuka jendela dengan ekstensi
*scf. Pada jendela ini dimasukkan beberapa input dan output untuk membandingkan
hasil yang didapatkan. Dapat dilihat
pada gambar diatas merupakan hasil setelah diberi input dan output.
Proses
pencuplikan, kuantisasi dan pengkodean menghasilkan kombinasi 8 bit yang
merepresentasikan nilai data 12 perioda segitiga. Pada akhirnya kode-kode yang
dihasilkan akan mempunyai kombinasi yang unik. Praktikum ini akan membuat dua buah
segitiga yang saling tergeser 180º. Kode segitiga yang tak tergeser disebut
sgtx dan yang tergeser 180º disebut sebagai sgty.
Tidak ada komentar:
Posting Komentar