Minggu, 11 Oktober 2015

PRAKTIKUM 7 Sistem Embeded "Dekoder Sinusoida digital"
            Percobaan pertama yaitu membuat rangkaian Dekoder Sinusoida Digital. Rangkaian ini berfungsi sebagai penyimpan data digital sinusoida yang diperoleh dari pencuplikan sinyal sinusoida.


Gambar 7.a. Rangkaian Dekoder Sinusoida Digital


Gambar 7.b. Proses Compiling
Selanjutnya rangkaian tersebut di-save dengan ekstensi *bdf. Kemudian buka file yang dengan ekstensi *bdf tersebut dan di-compile. Terdapat 4 proses pada compiling yang dilakukan yaitu Analysis and Sythesis, Filter, Asembler, dan Clasic Timing Analyzer.
Hasil Debugging :

Gambar 7.c. Hasil Compiling

Setelah proses debugging selesai maka akan terbuka jendela dengan ekstensi *scf. Pada jendela ini dimasukkan beberapa input dan output untuk membandingkan hasil yang didapatkan. Dapat  dilihat pada gambar diatas merupakan hasil setelah diberi input dan output.


Rangkaian penyimpan data digital sinusoida akan memperoleh input dari output pencacah modulo 180. Pencacah modulo 180 akan memberikan input pada dekoder ini dan setiap kombinasi input akan memberikan 8 bit kombinasi output yang berbeda-beda. Pencacah modulo akan memiliki nilai desimal dari 0 sampai 179 (atau akan ada 180 nilai), dengan demikian akan ada 180 kombinasi pula pada outputnya. Kombinasi output dari dekoder ini merepresentasikan nilai sinusoida digital dengan lebar data 8 bit

Tidak ada komentar:

Posting Komentar