LAPORAN PRAKTIKUM 1 “Dekoder Data Pembagi”
PRAKTIKUM 1 Sistem Embedded
Percobaan pertama yaitu membuat rangkaian Dekoder Data Pembagi seperti
pada gambar dibawah. Dekoder data pembagi merupakan salah satu bagian dasar
pembentuk blok pembagi frekuensi. Bagian ini berfungsi untuk membangkitkan 10
bit dari 4 bit masukan yang digunakan.
Gambar 1.a. Rangkaian Dekoder Data
Pembagi
Gambar 1.b. Proses Compilig
Selanjutnya
rangkaian tersebut di-save dengan ekstensi *bdf. Kemudian buka file yang dengan
ekstensi *bdf tersebut dan di-compile. Terdapat 4 proses pada compiling yang
dilakukan yaitu Analysis and Sythesis, Filter, Asembler, dan Clasic Timing
Analyzer.
Hasil
Debugging :
Gambar 1.c. Hasil Compiling
Setelah
proses debugging selesai maka akan terbuka jendela dengan ekstensi *scf. Pada
jendela ini dimasukkan beberapa input dan output untuk membandingkan hasil yang
didapatkan. Dapat dilihat pada gambar
diatas merupakan hasil setelah diberi input dan output. Gambar diatas
menunjukkan nilai biner sudah sesuai dengan nilai Hexa seperti pada modul. Output
yang dihasilkan adalah frek yaitu output 10 bit yang merupakan keluaran dari
Dekoder data pembagi tersebut.
Pembangkitan
data pembagi tersebut memanfaatkan nibble terendah dari data pembagi yang
dibangkitkan. Hal tersebut dilakukan karena hanya nilai hexa terakhir saja yang
berubah. Pembangkit data pembagi ini merupakan salah satu pembangkit fungsi
logika sederhana.
Tidak ada komentar:
Posting Komentar